結構特征信噪比=78.2 dBFS@70 MHz和125 MSPSSFDR=88 dBc@70 MHz和125 MSPS低功效:750 mW@125 MSPS1.8 V模擬網外接電源運作1.8V CMOS或LVDS傷害主機電源整數1到8發送鐘表分頻器中頻取樣頻次為300 MHz?153.6 dBm/Hz小衛星信號輸進背景噪聲,200Ω輸進70 MHz和125 MSPS時的輸出阻抗必選片上抽動可編寫程序內部管理ADC基準面直流電壓模塊化ADC采集和保持著鍵入方便的模仿設置時間范圍:1 V p-p至2 V p-p具有著650 MHz速率的差分模擬仿真輸入ADC秒表占空比動態平衡器95 dB頻帶隔離霜/串擾串口調節業主可運行環境,默認設置診斷試(BIST)性能能源管理關機策略