HMC685LP4E/HMC685LP4ETR高技術性標準結合LO變大器 ADI期貨
發部時光:2018-07-05 11:41:27 瀏覽器:2117
HMC685LP4(E)一款高最新比率無源MMIC混頻器,整合LO縮放器,應用了4x4 SMT QFN封裝形式,上班的幾率為1.7 - 2.2 GHz。 LO驅動程序為0 dBm時,3G和4G GSM/CDMA使用都可以提升+32 dBm的卓越鍵盤發送IP3下調頻特性。 應用了1 dB (+27 dBm)縮減時,RF服務器端口使用各種各樣的鍵盤發送衛星信號電平。 轉移損耗費一般值一般選擇8 dB。 DC至500 MHz的IF的幾率死機都可以需要滿足GSM/CDMA放出或發送到的幾率設計方案需要。 HMC685LP4(E)與HMC684LP4(E)引腳兼容,普通地區一款整合LO縮放器的700 - 1,000 MHz混頻器。
品牌
|
型號
|
描述
|
貨期
|
庫存
|
ADI
|
HMC685LP4E
HMC685LP4ETR
|
集成LO放大器的BiCMOS混頻器,1.7 - 2.2 GHz
|
現貨
|
158
|
HMC685LP4應用
-
蜂窩/3G和LTE/WiMAX/4G
-
基站和中繼器
-
GSM、CDMA和OFDM
-
發射機和接收機
HMC685LP4優勢和特點
-
高輸入IP3:+35 dBm
-
8 dB轉換損耗(0 dBm LO)
-
針對低端LO輸入優化
-
可調電源電流
-
上變頻和下變頻應用
-
24引腳4x4mm SMT封裝:16mm2
HMC685LP4結構圖
