MD223D在一致基帶芯片上集都是兩只高速度公路11四位數模裝換器(DAC)。每隔DAC集成程序其本人的22:11(15個大概入口通道的2:1)輸入多路重復使用器。兩只DAC的抽樣率最少會符合3.2 Gsps。DAC的模擬程序的的輸出精度會在正常的保證的的模式(針而言第1 個奈奎斯特波長)或回到到零的的模式(針而言第1 、第五和第四個奈奎斯特波長)實操當中展開選定。融合要選定的濾波器,會有效地地生產從整流到第四奈奎斯特波長的寬度帶網絡信號。差高考成績字數統計據輸入usb接口為LVDS、LVPECL和CML兼容。此后每隔DAC的22對差高考成績據輸入被多路重復使用到2倍的進程,每隔DAC的15個大概高速度公路數據資料文件位被鎖存和代碼以驅動安裝DAC的的輸出精度級。每隔DAC享有50 W的的輸出精度方向最終,可出示互補性的的輸出精度。出示除了4掛鐘的LVDS的的輸出精度和抽樣相位選定(SEL1和SEL2),以簡易相針而言輸入數據資料文件的抽樣相位的指向。針而言所需倆個同歩MD223D的程序用途,出示了一大款 校準功能鍵,以在一致抽樣階段中加載一切MD223D。